(1)
Mіroshnyk M. A.; Shkil, A. S.; Kulak, E. N.; Rakhlis, D. Y.; Mіroshnyk A. M.; Malahov, N. V. DESIGN TIMED FSM WITH VHDL MOORE PATTERN. RIC 2020, 137-148.